Систематизация программно-технических средств управляющих систем АЭС Дурнев Владимир Николаевич к.т.н. Черняев Алексей Николаевич Колчев Константин Константинович.

Презентация:



Advertisements
Похожие презентации
Московский Государственный Университет Приборостроения и Информатики Основы программируемой логики.
Advertisements

Тенденції застосування сучасної елементної бази для побудови спеціалізованих обчислювальних систем.
Лекция 11. ПЛИС ч. 1 Схемотехника ЭВМ ч.2 НАЦИОНАЛЬНЫЙ ИССЛЕДОВАТЕЛЬСКИЙ ТОМСКИЙ ПОЛИТЕХНИЧЕСКИЙ УНИВЕРСИСТЕТ Мальчуков Андрей Николаевич Томск –
CPLD (Complex Programmable Logic Device) - сложные программируемые логические устройства 1.
Декомпозиция сложных дискретных систем, формализованных в виде вероятностных МП-автоматов. квалификационная работа Выполнил: Шляпенко Д.А., гр. ИУ7-83.
Операционные системы. Первое поколение компьютеров (элементная база - электронно-вакуумных лампы) – конец 40-х - начало 50-х годов XX века (1946 г. в.
Учебный курс Введение в цифровую электронику Лекция 2 Базовые элементы цифровой электроники кандидат технических наук, доцент Новиков Юрий Витальевич.
Аженов Алмат Тема лекций: Интегральная схема. Алматы 2013 Казахский национальный университет имени аль-Фараби Факультет механики и математики Кафедра Информатики.
Кафедра ЮНЕСКО по НИТ1 6. Лекция: Логические вентили, схемы, структуры Информатика.
Александров А.Г ИТО Методы теории планирования экспериментов 2. Стратегическое планирование машинных экспериментов с моделями систем 3. Тактическое.
Декомпозиция сложных дискретных систем, формализованных в виде вероятностных МП-автоматов. квалификационная работа Выполнил: Шляпенко Д.А., гр. ИУ7-83.
Семинар 1 Архитектура интегральных схем с программируемой структурой (ПЛИС) Список литературы: Угрюмов Е. П. Цифровая схемотехника: Учеб. Пособие для вузов.
ГОСТ Описание программы. Описание программы должно содержать следующие разделы: общие сведения; функциональное назначение; описание логической.
Руководитель программы: декан ФИВТ МФТИ Кривцов В.А.
МИКРОСХЕМЫ С ПРОГРАММИРУЕМОЙ СТРУКТУРОЙ 1. Начальные сведения о ПЛИС 2 ПЛИС (Programmable Logic Devices) представляют собой новую электронную компонентную.
КАФЕДРА ИНТЕГРАЛЬНОЙ ЭЛЕКТРОНИКИ И МИКРОСИСТЕМ. МЕЖДИСЦИПЛИНАРНЫЕ КУРСОВЫЕ ПРОЕКТЫ 1.«Твердотельная электроника», «Маршруты СБИС», «Моделирование маршрутов»
1 Отчет по выполнению работ в рамках проекта «Междисциплинарные задания» (МДЗ) Тема : Сквозной маршрут проектирования средствами САПР Synopsys «Электроника.
ИЗУЧЕНИЕ ЭЛЕМЕНТОВ КРИСТАЛЛА ТТЛ – МИКРОСХЕМЫ СРЕДСТАВМИ СЗМ Автор Нам Денис Олегович Котельники, МОУ КСОШ 2 ФМШ при МГТУ им. Н.Э. Баумана Научный руководительВолкова.
Аппаратное ускорение алгоритмов компьютерного зрения Стефан Бояровски, 361 группа Научный руководитель: Сергей П. Шувалкин.
СОБОЛЕВ Сергей Сергеевич ЗОЛЬНИКОВ Владимир Константинович КРЮКОВ Валерий Петрович СОБОЛЕВ Сергей Сергеевич ЗОЛЬНИКОВ Владимир Константинович КРЮКОВ Валерий.
Транксрипт:

Систематизация программно-технических средств управляющих систем АЭС Дурнев Владимир Николаевич к.т.н. Черняев Алексей Николаевич Колчев Константин Константинович

Структура технических и программно-технических средств 2

Виды обрабатываемых сигналов Аналоговыйнепрерывный сигнал, приращение которого стремится к нулю с уменьшением интервала времени между наблюдениями. Дискретныйэто модель сигнала, полученная путем выборки значений аналогового сигнала через конечные интервалы времени (интервалы квантования по времени); которая приближается к аналоговому сигналу при стремлении интервала квантования по времени к нулю; принимающая бесконечное множество значений. Цифровойэто модель сигнала, полученная в результате распределения бесконечного множества значений дискретного сигнала по конечному числу уровней (интервалы квантования по уровню); которая приближается к дискретному сигналу при стремлении интервала квантования по уровню к нулю; принимающая конечное множество значений. 3

Технологии построения электронных и интегральных схем Аналоговые схемы: Операционные усилители; Дискретные схемы: Комплементарная структура металл-оксид- полупроводник (КМОП/CMOS); Транзисторно-транзисторная логика (ТТЛ/TTL); Эмиттерно-связанная логика (ЭСЛ/ECL). 4

Разновидности интегральных схем Программируемые логические интегральные схемы (ПЛИС/PLD): Programmable Logic Array (PLA); Programmable Array Logic (PAL); Complex Programmable Logic Device (CPLD); Field-Programmable Gate Array (FPGA); Непрограммируемые интегральные схемы: Application-specific integrated circuit (ASIC). 5

Programmable Logic Array (PLA) 6

Complex Programmable Logic Device (CPLD) 7

Field-Programmable Gate Array (FPGA) 8

Application-Specific Integrated Circuit (ASIC) Проектирование на основе стандартных ячеек выполняется путем объединения типовых функциональных блоков, реализованных в САПР, разработанных производителем ASIC с целью достижения высокой плотности заполнения подложки интегральных схем логическими вентилями с учетом ограничений по электрическим характеристикам. Матричное проектирование выполняется путем нанесения контактных соединений на заранее изготовленные полупроводниковые подложки, содержащие активные элементы (например, транзисторы). 9

Application-Specific Integrated Circuit (ASIC) Заказное проектирование выполняется путем полной разработки интегральной схемы. Структурное проектирование выполняется с использованием предварительно разработанных производителем ASIC функциональных блоков, реализованных на полупроводниковой подложке. 10

Микроконтроллер (MCS-51) 11

Процессор (Intel P6) 12

Критерии отнесения ПТС к уровням систематизации Уровень систематизации Способ выполнения пользовательской функции Уровень программного обеспечения С помощью процессора, путем последовательного выполнения машинных инструкций Уровень технологий интегральных схем С помощью интегральной схемы при прохождении сигнала от входных контактов интегральной схемы к выходным Уровень технологий электронных схем С помощью одной или нескольких технологий электронных схем при прохождении сигнала по элементам схемы. 13

Способы задания функции электронных и интегральных схем Уровень систематизации Способ задания пользовательской функции Форма представления пользовательской функции Уровень программного обеспечения Программирование Программа Уровень технологий интегральных схем Конфигурирование Конфигурация Уровень технологий электрических схем Конструирование Электронная схема 14

Заключение Систематизация ПТС охватывает все современные технические и программно- технические средства, применяемые в управляющих системах ТЭС и АЭС, устанавливает соответствие между уровнями и способами задания функций электронных и интегральных схем, определяет однозначную границу уровней ПТС, что является обязательным требованием при стандартизации, является базой для выбора технических и программно- технических средств управляющих систем АЭС, определяет терминологию способов задания и представления пользовательской функции для различных видов технических и программно-технических средств. 15

Заключение Систематизация позволяет отказаться от неопределенного и многозначного понятия «жесткой» логики, вносящего разногласия и споры при выборе технических средств управляющих систем безопасности АЭС и вызывающего проблемы лицензирования. Технические и программно-технические средства, принадлежащие разным уровням систематизации, отвечают требованию аппаратного разнообразия при проектировании управляющих систем безопасности АЭС. Систематизация ПТС должна использоваться для формирования требований к управляющим системам АЭС в форме ограничения на виды применяемых устройств. На всех этапах жизненного цикла управляющих систем АЭС рекомендуется использовать терминологию в соответствии с данной систематизацией. 16

Спасибо за внимание! 17