Теория автоматов ЛЕКЦИЯ 5. Теория автоматов 5.1 Сложение чисел на двоичных сумматорах Сумматор - это электронная логическая схема, выполняющая суммирование.

Презентация:



Advertisements
Похожие презентации
_______id381 г. Мурманск, гимназия4 Автор: Иващенко Андрей, 10А класс.
Advertisements

Типовые логические элементы. Логический элемент Преобразователи, которые могут, получая сигналы об истинности отдельных простых высказываний, обработать.
Логические основы компьютера Автор : Разумов Е. 11 класс.
Лекция 7 Цифровые узлы комбинационного типа 1. Общие сведения 2. Шифраторы и дешифраторы 3. Мультиплексоры и демультиплексоры 4. Одноразрядные сумматоры.
Сумматор двоичных чисел. Этот элемент складывает один разряд, т.е. А и В. Их сумма S=0, и если перенос необходим в старший разряд, то это Р=1.
Обработка любой информации на компьютере сводится к выполнению процессором различных арифметических и логических операций. Для этого в состав процессора.
Логический конструктор MMLogic (продолжение) Программа для моделирования логических и физических элементов компьютера © Глезденев В.И. учитель информатики.
Тема 9 Тема 9 Шифраторы и дешифраторы Сумматоры и полусумматоры.
При конъюнкции (логическом И) истина (1) бывает только в случае, если все простые выражения истинны. При дизъюнкции (логическом ИЛИ) ложь (0) бывает только.
Таблица истинности. Логические основы компьютера Базовые логические элементы Зойкин М. В. Учитель информатики и ИКТ МОУ СОШ 41.
Лекция 10 Компараторы. Сумматоры Схемотехника ЭВМ НАЦИОНАЛЬНЫЙ ИССЛЕДОВАТЕЛЬСКИЙ ТОМСКИЙ ПОЛИТЕХНИЧЕСКИЙ УНИВЕРСИСТЕТ Мальчуков Андрей Николаевич Томск.
9. Арифметические цифровые устройства. Сложение в двоичном коде выполняется так же, как и в десятичном: 9.1. Сложение Например: _____.
Логические основы устройства компьютера 10 класс.
Лекция 9:Узлы комбинационного типа 1)Сумматоры 2)Шифраторы и дешифраторы 3)Мультиплексоры и демультиплексоры.
Логические основы устройства компьютера. Базовые логические элементы.
Логические основы компьютера Базовые логические элементы Автор: Сергеев Евгений Викторович МОУ СОШ 4 г. Миньяра Челябинской области
Irina Логические элементы компьютера Логические схемы, триггеры, сумматоры.
Логические основы устройства компьютера. Базовые логические элементы. Базовые логические элементы – реализуют три основные логические операции: Логический.
Функциональные схемы - электронные схемы, реализованные по принципу замыкания и размыкания контактов реле. Скорость срабатывания электронных схем в тысячи.
Триггеры и суммоторы Устройства АЛУ. Основные устройства АЛУ АЛУ – арифметическо-логическое устройство, входит в состав процессора Выполняет арифметические.
Транксрипт:

Теория автоматов ЛЕКЦИЯ 5

Теория автоматов 5.1 Сложение чисел на двоичных сумматорах Сумматор - это электронная логическая схема, выполняющая суммирование двоичных чисел. Сумматор служит, прежде всего, центральным узлом арифметико-логического устройства компьютера, однако он находит применение также и в других устройствах машины. Многоразрядный двоичный сумматор, предназначенный для сложения многоразрядных двоичных чисел, представляет собой комбинацию одноразрядных сумматоров, с рассмотрения которых мы и начнём. Условное обозначение одноразрядного сумматора на рис Рис 5.1

Теория автоматов 5.1 Сложение чисел на двоичных сумматорах При сложении чисел A и B в одном i-ом разряде приходится иметь дело с тремя цифрами: 1. цифра ai первого слагаемого; 2. цифра bi второго слагаемого; 3. перенос pi–1 из младшего разряда. В результате сложения получаются две цифры: 1. цифра ci для суммы; 2. перенос pi из данного разряда в старший. Таким образом, одноразрядный двоичный сумматор есть устройство с тремя входами и двумя выходами, работа которого может быть описана следующей таблицей истинности:

Теория автоматов 5.1 Сложение чисел на двоичных сумматорах ВходыВыходы Первое слагаемоеВторое слагаемоеПереносСуммаПеренос

Теория автоматов 5.1 Сложение чисел на двоичных сумматорах Если требуется складывать двоичные слова длиной два и более бит, то можно использовать последовательное соединение таких сумматоров, причём для двух соседних сумматоров выход переноса одного сумматора является входом для другого. Например, схема вычисления суммы C = (с3 c2 c1 c0) двух двоичных трехразрядных чисел A = (a2 a1 a0) и B = (b2 b1 b0) может иметь вид:

Теория автоматов 5.2 Сумматоры и полусумматоры Полусумматор это логическая цепь, которая вырабатывает сигналы суммы (S) и переноса (С) при сложении двух двоичных чисел а и в. Составим таблицу функционирования. авSC Из таблицы получим: – сигнал суммы; - сигнал переноса. Эти выражения упрощению не поддаются.

Теория автоматов 5.2 Сумматоры и полусумматоры Приведем к виду, удобному для реализации на элементах ИЛИ-НЕ. исходя из полученных формул составим схему полусумматора (рис. 5.2): Рис 5.2 Схема полусумматора

Теория автоматов 5.2 Сумматоры и полусумматоры Поскольку полусумматор имеет широкое применение и его выпускают в виде отдельной микросхемы, он имеет собственное обозначение (рис. 4.2 б). Составляя дизъюнктивную нормальную форму для полусумматора, мы получили следующие булевы функции: и Следовательно, перенос происходит с помощью функции И, а выработка сигнала суммы (функции неравнозначности) производится элементом ИСКЛЮЧАЮЩЕЕ – ИЛИ. На рис.5.3 показана схема полусумматора, составленная из этих элементов Рис 5.3 Схема полусумматора

Теория автоматов 5.2 Сумматоры и полусумматоры Сумматор. В отличие от полусумматора должен воспринимать 3 входных сигнала: 2 слагаемых и сигнал переноса с предыдущего разряда. Сумматором называется операционный узел ЭВМ, выполняющий операцию арифметического сложения двух чисел. Чтобы понять сущность работы комбинационного сумматора, рассмотрим примеры суммирования двух одноразрядных двоичных чисел: Из приведенных примеров (1 - 4) видно, что если отсутствует перенос из младшего разряда, то перенос в старший разряд может быть только в одном случае, когда оба числа равны единице. Если же имеется перенос из младшего разряда, то перенос в старший разряд будет всегда, кроме одного случая, когда оба слагаемых равны нулю.

Теория автоматов 5.2 Сумматоры и полусумматоры Составим таблицу функционирования: aiai bibi СiСi SiSi С i

Теория автоматов 5.2 Сумматоры и полусумматоры Схема сумматора может быть реализована на двух полусумматорах, соединенных как указано на схеме рис В этой схеме выделим промежуточные сигналы Pi, gi, ri. Введем эти сигналы в новую таблицу функционирования. Соответствие работы этой схемы (рис. 5.4) и таблицы фунционирования можно проверить перебором всех возможных вариантов. Рис 5.4 Схема полного сумматора

Теория автоматов 5.2 Сумматоры и полусумматоры Многоразрядный сумматор с последовательным переносом. Таким образом, в общем случае для каждого разряда необходима логическая схема с тремя входами ai, bi, Ci и двумя выходами Si, Ci+1. Такая схема и есть полный сумматор. Ее можно реализовать с помощью двух полусумматоров. ВходыПромежуточные величиныВыходы aiai bibi сiсi PiPi gigi riri SiSi C i

Теория автоматов 5.2 Сумматоры и полусумматоры Для сложения двух многоразрядных двоичных чисел на каждый разряд необходим один полный сумматор. Только в младшем разряде можно обойтись полусумматором. На рис. 5.5 приведена схема, предназначенная для сложения двух четырехразрядных чисел А и В. Эта схема выпускается в интегральном исполнении. В ее младшем разряде также используется полный сумматор, чтобы иметь возможность наращивания разрядности схемы. Рис Сумматор с последовательным переносом

Теория автоматов 4.2 Сумматоры и полусумматоры Сумматоры с параллельным переносом. Время выполнения операции в сумматоре с параллельным переносом намного больше времени сложения в одноразрядном сумматоре. Действительно, сигнал переноса С4 только тогда может принять истинное значение, когда будет установлено правильное значение С3. Такой порядок выполнения операций называется последовательным переносом (Ripple Carry). Чтобы уменьшить время операции сложения многоразрядных чисел можно использовать схемы параллельного переноса (Carry look-ahead). При этом все сигналы переноса вычисляются непосредственно по значениям входных переменных. Согласно таблице переключений, в общем случае для сигнала переноса любого i- го разряда справедливо соотношение:

Теория автоматов 5.2 Сумматоры и полусумматоры Величины gi, ri вычисляются в качестве промежуточных результатов и в полном сумматоре. Следовательно, их получение не требует дополнительных затрат. Смысл этих величин объясняется совсем просто. Сигнал gi вырабатывается тогда, когда в данном разряде перенос происходит из-за комбинации входных переменных ai,bi. Поэтому его называют функцией генерации переноса. Сигнал Pi показывает, передается ли полученный в младшем разряде сигнал переноса Ci дальше. Поэтому он называется функцией распространения переноса. Пользуясь выражением (1), можно вывести следующие формулы для вычисления сигналов переноса:

Теория автоматов 5.2 Сумматоры и полусумматоры Очевидно, что хотя полученные выражения достаточно сложные, время формирования сигнала переноса в любой разрад с помощью вспомогательных функций определяется только времением здержки распространения сигнала на двух элементах. Эти функции реализуются специальным комбинационным устройством – схемой ускоренного переноса. Схема сумматора с параллельным переносом приведена на рис. 5.6