Архитектура ввода - вывода Оперативная память ПУ K Процессор ПУ 0 а) с раздельными шинами памяти и ввода–вывода.

Презентация:



Advertisements
Похожие презентации
SYS. BUS ЦПЦП Оперативная память Периферийное устройство Регистр ввода/вывода Ввод - вывод.
Advertisements

Организация обмена информацией Функции устройств магистрали.
Организация обмена информацией Шины микропроцессорной системы и циклы обмена.
Архитектура ввода и вывода. DMA(Direct memory access). Предмет : Архитектура компьютера. Выполнила : Мадиярова Азиза.
Магистрально-модульный принцип Шина – многожильная линия связи, доступ к которой имеют несколько устройств. Контроллер – электронная схема, управляющая.
Компьютер как универсальное средство обработки информации.
Структура ЭВМ Структура ЭВМ Несмотря на разницу в размерах, внешнем виде и назначении все ЭВМ имеют одинаковую структуру и принципы работы 1-е поколение2-е.
Тема 1. Общие вопросы организации микропроцессорных систем.
Учебный курс Основы операционных систем Лекция 11 кандидат физико-математических наук, доцент Карпов Владимир Ефимович.
Обрабатывать информацию. Сохранять информацию Получать и передавать информацию.
11 августа 2015 г. 11 августа 2015 г. 11 августа 2015 г. 11 августа 2015 г. 11 августа 2015 г.
1 Микропроцессорная система. 2 Особенности микропроцессорных систем Гибкая логика работы меняется в зависимости от задачи; Универсальность может решать.
Архитектура компьютера. Что такое компьютер? Архитектура компьютера – это его общее описание, включающее логическую организацию, структуру и ресурсы.
Общая структура и состав персонального компьютера.
Основы современных операционных систем Лекция 4. (C) В.О. Сафонов, 2010 Архитектура компьютерных систем.
Архитектура компьютера. Принципы Дж.фон Неймана арифметико-логическое устройство (АЛУ), отвечающее за арифметические и логические операции; устройство.
Микропроцессорные системы Лекция 1 Введение. Основные положения.
УУОБ Адрес первой команды A B D B C B SYS. BUS Работа процессора (чтение первой команды) ЦП Instr. RG RG Adr. ALU GP RGn GP RG1 GP RG0 RAM Adr.D IP 1-я.
УУОБ Адрес первой команды A B D B C B SYS. BUS Работа процессора (чтение первой команды) ЦП Instr. RG RG Adr. ALU GP RGn GP RG1 GP RG0 RAM Adr.D IP 1-я.
Архитектура ЭВМ Праотец современной архитектуры компьютеров Джон фон Нейман ( )
Транксрипт:

Архитектура ввода - вывода Оперативная память ПУ K Процессор ПУ 0 а) с раздельными шинами памяти и ввода–вывода

Архитектура ввода - вывода Процессор Оперативная память ПУ 0 ПУ K б) с общей шиной общая шина

Архитектура ввода - вывода Процессор Оперативная память Сопроцессор ввода–вывода ПУ 0 ПУ K в) с разделяемой оперативной памятью

SYS. BUS ЦПЦП Оперативная память Периферийное устройство Регистр ввода/вывода Ввод - вывод

ПУ Селектор адреса Регистр команд Регистр состояния Регистр данных SYS. BUS A B D B C B cs M/IO По адр. I По адр. I+1 По адр. I+2 Адресация периферийных устройств ЦП Адрес I+1

Алгоритм условного ввода - вывода Начало Опрос RG состояния Готов? Запись команды в RG управления Требование обмена ? Ст слов := Ст слов 1 Ст слов = 0? Опрос RG состояния Конец Запись/чтение в RG данных да нет Прерывание

Прямой доступ к памяти (вариант а)ЦПЦП Периферийное устройство Контроллер ПДП Регистр ввода/вывода Оперативная память Периферийное устройство обмен данными ( напрямую между ПУ и КПДП, минуя ЦП) обмен данными ( напрямую между ОП и КПДП, минуя ЦП) 1 2 управление Системная шина

Контроллер ПДП ЦПЦП Регистр ввода/вывода Оперативная память обмен данными ( напрямую между ОП и КПДП, минуя ЦП) управление Системная шина Периферийное устройство Прямой доступ к памяти (вариант б) Периферийное устройство

Прямой доступ к памяти (вариант в)ЦПЦП Контроллер ПДП Регистр ввода/вывода Оперативная память обмен данными ( напрямую между ОП и КПДП, минуя ЦП) управление Системная шина Периферийное устройство Шина ввода - вывода Периферийное устройство

Средства,необходимые для организации условного ввода/вывода, требуются и для ввода/вывода по прерываниям. Средства,необходимые для организации условного ввода/вывода, ввода/вывода по прерываниям, требуются и при прямом доступе к памяти. Соотношение способов организации ввода/вывода

Архитектура компьютера с шиной PCIПроцессорПроцессор ВнешнийКЭШВнешнийКЭШ Контроллерпамяти/шиныКонтроллерпамяти/шиныГрафическийадаптерГрафическийадаптерСетевойадаптерСетевойадаптерОЗУОЗУ Локальная шина PCI КонтроллерSCSIКонтроллерSCSIСлотввода-выводаСлотввода-выводаИнтерфейс шины расширения шины расширенияИнтерфейс Шина ISA/EISA или MCA Слотввода-выводаСлотввода-вывода Шина процессора (быстродействующая) Шина процессора (быстродействующая)