Скачать презентацию
Идет загрузка презентации. Пожалуйста, подождите
Презентация была опубликована 10 лет назад пользователемКирилл Пудиков
1 Проблемы создания элементной базы экзамасштабных систем Л.К.Эйсымонт (к.ф-м.н, научный консультант ФГУП «НИИ «Квант») Семинар кафедры Нано и микроэлектроники МИФИ, 24 сентября 2013
3 Требования по памяти экзамасштабных систем
4 Общая картина в области СКТ - Внедрение результатов программы DARPA HPCS ( ), коммерческие образцы и военные суперЭВМ ( ) - Выполнение программы DARPA UHPC ( ) и программ DoE по экзамасштабным технологиям и суперЭВМ экза-уровня - Выполнение программы DARPA STARNet (с 2013 года) по оптимизации использования КМОП-технологий и разработки технологий пост-Муровской эры, зетта- и йотта-уровень
5 Проекты DARPA UHPC экзамасштабной тематики и эксперименты с перспективными run-timе системами. 1.Проект Echelon (NVIDIA, Cray, 8 университетов. Модель программ – обобщение CUDA. Есть эмуляция на кластерных суперкомпьютерах. 2.Проект Runnemede (Intel, Университет Делавера….). Модель программы – Соdelet-модель. Есть эмуляция на кластерных компьютерах. 3. Проект Angstrom (MIT, Tilera ), Модель программы – SEEС, есть эмуляция на кластерных суперкомпьютерах. 4. Проект X-calibr (Лаборатория Sandia, ….). Модель программы – ParalleX, есть эмуляция на кластерных суперкомпьютерах – HPX (университет Луизианы).
6 Базовые материалы экзафлопсной тематики (экстремальные технологии)
7 Ожидаемые результаты по суперЭВМ экза- и более уровня – военные суперкомпьютеры (ВКСН) экза-уровня, CF- и DIS-задачи – эволюционная суперЭВМ экзафлопсного уровня NNSA DoE - после 2022 – инновационная суперЭВМ экзафлопсного уровня OS/ASCR DoE - после военные суперкомпьютеры (ВКСН) зетта-уровня (~ 2020) и йотта- уровня (~ 2024), технологии RSFQ, QCA и квантовые аналогово-спиновые (~D-Wave)
8 Проблемы, которые надо решить… ( стена памяти, хранение и передача данных, энергоэффективность, отказоустойчивость, продуктивность)
9 Базовые целевые характеристики суперЭВМ экза-уровня
10 Базовые характеристики рекордных суперЭВМ, лето 2013 (Top500)
11 Увеличение разрыва такта процессора и времени доступа к DRAM-памяти
12 Динамика роста пиковой и реальной производительности (видение 2003 года) В настоящее время разрыв раз
13 Saule E. et al. Performance Evaluation of Sparse Matrix Multiplication Kernels on Intel Xeon Phi. 5 Feb 2013, 19 pp HPCG (SpMV) против HPL(Top500) Установка Реальная производительность на SpMV (% от пиковой) 2 x Intel Xeon X5680 (Westmere) 0,7 - 1,3 2 x Intel Xeon E (Sandy Bridge) 1,2 - 2,3 NVIDIA Tesla C2050 (Fermi). 1,2 - 5,3 Tesla K20 (Kepler) 0,4 - 1,2 Intel Xeon Phi 0,5 - 4,5
14 Пакет тестов Euroben, группы операций тест Euroben (модуль mod1a) 31 тест простых операций с векторами Цели: Оценка производительности вычислительных элементов в зависимости от схемы доступа к данным и соотношения числа вычислительных операций и операций доступа к памяти Сравнение компиляторов и опций
15 Пакет тестов Euroben, Intel E Sandy Bridge (core Rpeak 17,6 Гфлоп/с ) Группа 1Группа 2
16 Тест APEX-map, APEX-поверхность, профиль работы с памятью теста APEX-map
17 Разные режимы пространственно-временной локализации и эффективность работы памяти Пространственная локализация Временная локализация
18 Профили тестов, получены на имитационной модели СКСН Ангара (Россия, ОАОНИЦЭВТ) Тест SpMVBFS
19 Профили реальных программ, получены на реальном оборудовании (США, ORNL DoE)
20 Пространственно-временная локализация обращений к памяти - измерение Пространственная локализация (spatial locality) - тенденция приложения выдавать обращения к памяти, в которых адреса находятся вблизи от адресов недавно выданных обращений Weinberg J. et al. Quantifying Locality In The Memory Access Patterns of HPC Applications. SC05, November 12-18, 2005, 12 pp. (San Diego-LBNL) Временная локализация (temporal locality) – тенденция приложения выдавать обращения к памяти к тем же адресам, которые были в недавно выданных обращениях SL [0,1] TL [0,1]
21 Технология оптимизации на основе результатов профилирования работы с памятью - 1
22 Технология оптимизации на основе результатов профилирования работы с памятью - 2
23 Архитектурные-программные приемы преодоления проблемы стены памяти
24 Перспективы и особенности развития технологий микропроцессорных кристаллов
25 Развитие микроэлектронных технологий Процессорные кристаллы Кристаллы памяти
26 Анатомия энергетических характеристик экзамасштабных систем 2018 года
27 Анатомия характеристик подсистемы памяти экзамасштабных систем 2018 года
28 Текущий уровень интерфейсов Threadstorm
29 Имитационное моделирование многоядерного Cray XMT (Threadstorm) Tumeo S. et al. Designing Next-Generation Massively Multithreded Architectures for Irregular Applications. COMPUTER, August 2012, pp Villa O., Tumeo A., Secchi S., Manzano J.B., Fast and Accurate Simulation of the Cray XMT Multithreaded Supercomputer, IEEE Transactions on Parallel and Distributed Systems, 13 Feb pp.
30 Результаты тестовых прогонов без агрегирования сообщений (32 узла)
31 Блок агрегирования сообщений
32 Результаты тестовых прогонов с агрегированием сообщений, MC=8
33 Вычислительный узел
34 Энергоэффективность процессора узла
35 3D сборка – IBM TSV
36 Коммуникационный опточип IBM Holley и вариант перспективной компоновки вычислительного модуля 90 нм, 48 линков по 12.5 Gb/s (24(in)+24(out)), ~5x5мм, 8 pJ/bit. Перспектива (45 нм) – 40 Gb/s, 1 pJ/bit (0.8 – E, 0.2 – O) Узел - 5х6 см, 82 (OE), 1968 VCSL PD, 6 узлов в группе, 4 группы в модуле
37 HMC (фирмы Micron, HP)
38 HMC (фирмы Micron, HP) – интеллектуальная память
39 Многоуровневая коммуникационная сеть
40 Стойка суперкомпьютера Power 775
41 Серверная плата суперкомпьютера Power 775
42 Многопортовый HUB-маршрутизатор сети PERCS
43 Многоуровневая сеть PERCS суперкомпьютера Power 775
44 Одно вычислительное лезвие суперкомпьютера Сray XC30
45 Многоуровневая сеть суперкомпьютера Сray XC30 Фрейм Двухстоечный фрагмент
46 Уровни иерархии 1, 2 и 3 новых суперкомпьютеров и возможности коммуникационных средств этих уровней
47 Специализация и блоки аналогового типа
48 Переход от подхода 90/10 к подходу 10х10 – специализация ядер в виде функциональных кластеров
50 Специализация на символьную обработку – символьный кластер Регистры Pe Правила проектирования – 206 Правила замены - 88 Правила переходов Pe Операции Pe
51 Крупнозернистое распараллеливание программ – одновременное выполнение функций. Программа Последовательное выполнениеПараллельное выполнение
52 Мелкозернистое распараллеливание проектирования и замены. Пример левой части Левая часть с расставленными номерами шагов проектирования Возможное совмещение проектирования На следующем слайде – процесс реального проектирования для обращения с аргументом BC+M(()A(**)MCPBC). Получаем: e1 = BC, e2=M, w3=(), e4=MCP Эйсымонт Л.К. О возможности параллельных схем реализации одного языка для описания задач переработки текстовой информации. – Управляющие Системы и Машины, Киев, 1977, с
53 Пример совмещения проектирования элементов одной левой части
54 δ1 - Правила проектирования для Pe (k) δ2 - Правила проектирования для Pe (~)
55 δ3 - Правила проектирования для Pe (φ)
56 Квантовый аналогово-спиновый суперкомпьютер D-Wave - 1 Один q-бит Соединение двух q-битов Вычисление, которое может выполнять D-Wave, si –спины, +1 или -1, hi и Ji,j – настроечные коэффициенты Логическое соединение 128 q- битов
57 Квантовый аналогово-спиновый суперкомпьютер D-Wave - 2 Рабочая температура ~ 20 mK
58 Квантовый аналогово-спиновый суперкомпьютер D-Wave - 3
59 Физические ограничения и пост-Муровская эра
60 Ограничение Лэндауэра. Динамика снижения затрат на обработку одного бита
61 Физический предел производительности нереверсивных суперкомпьютеров –точка Стерлинга(для мощности 600 KW)
62 Прогноз роста потребностей производительности и возможностей создаваемых суперкомпьютеров
63 Вопросы ? Эйсымонт Леонид Константинович (ФГУПНИИКвант,
64 Приложение 1. Военные суперкомпьютеры (ВКСН) годов. Характерные особенности: -массово-мультитредовая архитектура -глобально адресуемая память -гибридность архитектуры -отказоустойчивость -оптимизация обработки коротких, средних и длинных векторов -потоковая обработка (статические графы, управление потоком данных) - иерархические коммуникационные сети с функциональной ориентацией П1.1. США - Сray Scorpio (условное название) П1.2. Китай – Удар Грома (СТ-2/СТ-3) П1.3. Япония – Стрела времени
65 Общая структура суперкомпьютера Echelon
66 Структура SM-ядра
67 Полоса обработки (Lane) SM-ядра
68 Модель вычислений ParalleX.
69 Сравнение Echelon с функционально – специализированными суперкомпьютерами
70 Приложение 3. Проект Сorona ( Hewlett-Packard, University of Visconsin, University of UTAH)
71 3D-модуль процессора
72 3D-модуль памяти
73 Приложение 4. Организация работ по тематике нанотехнологий и пост-Муровской ЭКБ
74 Зоны работ по нанотехнологиям - 1
75 Зоны работ по нанотехнологиям -2
76 Программа DARPA STARnet (долгосрочная, коммерциализация через лет)
77 DARPA STARnet – Центр N1
78 DARPA STARnet – Центр N2
79 DARPA STARnet – Центр N3
80 DARPA STARnet – Центр N4
81 DARPA STARnet – Центр N5
82 DARPA STARnet – Центр N6
83 Конец приложений
Еще похожие презентации в нашем архиве:
© 2024 MyShared Inc.
All rights reserved.