Научный руководитель: Диденко А. Б. Студент: Прошкин Д. В. ФРТК 816 гр.

Презентация:



Advertisements
Похожие презентации
Интерфейсный блок AXI- коммутатора в составе системы на кристалле «Эльбрус-S2» Студент: Смольянов Павел 518 гр. Научный руководитель: Сахин Ю.Х.
Advertisements

Научный руководитель: Кожин А.С. Студент: Лавров А.В, ФРТК 816 гр.
Разработка контроллера встроенного интерфейса AXI в составе системы на кристалле «Эльбрус-S2» Студент: Поляков Н.Ю., ФРТК, 515 гр. Научный руководитель:
Студент: Перов Д.Ю., ФРТК, 816 группа Научный руководитель: д.т.н. Сахин Ю.Х.
Выполнил: Петрыкин Д.А., ФРТК, 613 гр. Научный руководитель: Слесарев М.В. Выпускная квалификационная работа.
Выпускная квалификационная работа Исаев Михаил, ФРТК, 515 гр. Научный руководитель Сахин Ю. Х. Объединение двух процессорных ядер с архитектурой "Эльбрус"
Разработка 4-х канального контроллера оперативной памяти DDR3 SDRAM с интерфейсом AXI Студент: Кожин А.С., ФРТК, 515 гр. Научный руководитель: д.т.н.,
Адаптация буферизующего коммутатора данных МП «Эльбрус-S2» Студент: Рогов А.С., ФРТК, 613 гр. Научный руководитель: Костенко В.О. Выпускная квалификационная.
Разработка системного коммутатора для микропроцессора «MCST-4R» Выполнил: Студент 415 группы МФТИ Щербина Н.А. Научный руководитель: Черепанов С.А. Дипломная.
Выпускная квалификационная работа Разработка синтезируемой RTL- модели 6-канального аудиокодека Студент: Кошляк В. О., ФРТК, 816 гр. Научный руководитель:
Тема доклада: Интерфейс RapidIO Докладчик: Богданов Андрей Юрьевич ЗАО «МЦСТ» Отдел «Архитектура рабочих станций»
Разработка модулей коммутации данных в микропроцессоре « Эльбрус -4 С +» Выпускная квалификационная работа на соискание степени бакалавра студента 816.
Разработка коммутатора сообщений блока регистров и прерываний в кластере «Эльбрус-S» Выполнил: Петроченков М. В. 613 гр. Научный руководитель: Зайцев А.И.
Доработка контроллера памяти DDR2 SDRAM МП Эльбрус-S для МП Эльбрус-S2 Научный руководитель: Шерстнёв Андрей Кожин Алексей, ФРТК 513 гр.
Московский физико-технический институт (государственный университет) Факультет радиотехники и кибернетики Кафедра информатики и вычислительной техники.
МАГИСТРАЛЬНО - МОДУЛЬНЫЙ ПРИНЦИП ПОСТРОЕНИЯ КОМПЬЮТЕРА.
Разработка интерфейса между системным коммутатором и контроллером памяти с использованием протокола AXI Выпускная квалификационная работа на соискание.
Архитектура персонального компьютера. Компьютер – представляет собой программируемое электронное устройство, способное обрабатывать данные и.
Разработка кэша справочника для вычислительного комплекса на базе микропроцессора Эльбрус – 2S Студент : Петров Игорь, ФРТК, 613 группа Научный руководитель:
Архитектура персонального компьютера. Компьютер - представляет собой программируемое электронное устройство, способное обрабатывать данные и производить.
Транксрипт:

Научный руководитель: Диденко А. Б. Студент: Прошкин Д. В. ФРТК 816 гр.

Появление высокопроизводительных интерфейсов 3-го поколения. - соединение точка–точка. - появление коммутируемых устройств. - пропускная способность > 10 Гбит/с. Необходимость создания межмашинного соединения. - Соединение board-to-board. - Соединение chassis-to-chassis.

Платы расширения, в том числе обеспечивающие поддержку беспроводного соединения согласно протоколам: LTE, WiMAX, WCDMA, TD- SCDMA. Соединение DSP-процессоров. Соединение процессоров общего назначения. Комбинации соединений вышеупомянутых устройств.

Пакетный последовательный дуплексный интерфейс для равноправного (peer-to- peer) взаимодействия множества абонентов. Топология соединения точка–точка. Поддержка двух классов сообщений. Message (Полезная нагрузка до 256 байт). Doorbell (Короткие программно-зависимые сообщения, полезная нагрузка 2 байта). Общая пропускная способность 10 Гбит/с.

Поддержка передачи одновременно только одного сообщения (Doorbell-Request). Автоматическое формирование пакетов – ответов (Doorbell–Response). Буфер по передаче на 8 сообщений. Буфер по приему на 8 сообщений.

C транспортным уровнем интерфейс Atlantic компании Altera. С регистрами CSRs и CARs интерфейс Avalon–MM (Memory Mapped). С локальной памятью интерфейс slink. Из модуля выходят три линии оповещения о событиях: inbound, outbound, error/port- write interrupts.

Формат заголовка пакета RapidIO. Формат логической части пакета–ответа RapidIO.

Используется два указателя по чтению, с целью обработки сообщения Doorbell-request в поле со статусом retry.

Приоритет отдается сообщениям Doorbell–Response, имеющим меньшую длину: при одновременном попадании Doorbell-Response и Doorbell-Request в арбитр исходящих сообщений, первым в транспортный уровень проходит Doorbell-Response.

Разработано Verilog - описание контроллера RapidIO Doorbell со следующими характеристиками: -Поддержка передачи одновременно только одного сообщения. -Автоматическое формирование пакетов – ответов. -Два буфера на 8 сообщений: один по приему, другой по передаче. -Тактовая частота 125 Мгц.

-Автономная верификация логического уровня контроллера RapidIO. -Разработка транспортного уровня и его верификация. -Контроллер RapidIO планируется разместить в составе микросхемы южного моста.